师资

EN       返回上一级       师资搜索
詹陈长
副教授
0755-88015480
zhancc@sustech.edu.cn

詹陈长是南方科技大学深港微电子学院(国家示范性微电子学院)副教授。詹教授分别于2004、2007年获得上海复旦大学电子工程学士和微电子学与固体电子学硕士学位,于2011年获得香港科技大学电子及计算机工程博士学位。2006至2007年在上海芯原微电子有限公司担任实习模拟电路设计工程师,2011至2012年担任香港科技大学博士后研究员,2012至2014年在美国高通公司担任高级工程师, 专注于为下一代移动设备研发高性能电源管理芯片。2014年8月加入南方科技大学担任助理教授,2019年12月获晋升为副教授。詹陈长教授长期从事模拟、混合信号、电源管理和能量收集集成电路与系统的分析和设计。迄今为止发表了1本专著及>90篇SCI/EI/IEEE学术论文,已获授权11项中国专利、6项美国专利。詹教授获得过IEEE ISIC'2009和EDSSC'2018最佳论文奖、IEEE EDSSC'2010最佳学生论文奖、IEEE ISCAS'2011最佳学生论文奖、南方科技大学2018年度优秀青年科研奖、2019年度优秀教学奖、优秀书院导师奖、2020年度五年服务贡献奖以及2022年IEEE ICTA秦岭奖。他是IEEE APCCAS'2014的审稿委员会成员、IEEE APCCAS’2022组委会成员、IEEE ICTA'2018-2022的技术程序委员会成员、 Hindawi APEC期刊客座编辑、IEEE ISCAS'2018, ISCAS'2019以及 ICTA'2018-2022的分会场主席/共同主席,同时他还担任集成电路领域众多国际知名期刊和会议的特邀审稿人。詹教授是IEEE高级会员。

 

教育经历

2007-2011,香港科技大学电子及计算机工程学,博士

2004-2007,复旦大学微电子学及固体电子学,硕士

2000-2004,复旦大学电子信息科学与技术,学士

 

工作经历

2020-至今, 南方科技大学,副教授

2014-2019, 南方科技大学,助理教授

2012-2014, 美国高通公司,高级工程师

2011-2012 ,香港科技大学,博士后研究员

2006-2007 ,上海芯原微电子,实习模拟电路设计工程师

 

研究简介

电源管理、能量收集集成电路与系统

模拟与混合信号集成电路

低功耗集成电路设计方法

ResearcherID链接: https://publons.com/researcher/1807217/chenchang-zhan/

Google Scholar链接: https://scholar.google.com/citations?user=tYZ863gAAAAJ&hl=en

 

所获荣誉

2022,IEEE ICTA秦岭奖

2021,第五届全国大学生集成电路创新创业大赛 “优秀指导教师”

2020,华为生态大学华为中国大学生ICT大赛2020“优秀指导老师”

2020,南方科技大学2020年“五年贡献服务奖”

2019,获晋升为IEEE Senior Member

2019,南方科技大学“优秀教学奖”

2019,南方科技大学“优秀书院导师奖”

2018,南方科技大学“优秀青年科研奖”

2018,IEEE EDSSC最佳论文奖

2017,南方科技大学首届创新创业大赛“优秀导师”

2016,第六届全国大学生集成电路设计大赛“优秀指导教师”

2016,南方科技大学“招生工作先进个人”

2016,南方科技大学树仁书院“年度导师”

2016,广东省深圳市南山区“领航人才”C类

2014,广东省深圳市海外高层次“孔雀计划”人才C类

2011,IEEE ISCAS最佳学生论文奖

2010,IEEE EDSSC最佳学生论文奖

2009,IEEE ISIC最佳论文奖

2009,IEEE ISCAS最佳论文奖提名

 

代表文章


1. J. Lin, Y. Lu, C. Zhan and R. P. Martins, "A single-stage dual-output regulating rectifier with hysteretic current-wave modulation," IEEE J. Solid-State Circ., vol. 56, no. 9, pp. 2770-2780, Sept. 2021.


2. J. Lin, C. Zhan and Y. Lu, "A 6.78-MHz single-stage wireless power receiver with ultra-fast transient response using hysteretic control and multilevel current-wave modulation," IEEE Trans. Power Elec., vol. 36, no. 9, pp. 9918-9926, Sept. 2021.


3. G. Cai, Y. Lu, C. Zhan and R. P. Martins, "A fully integrated FVF LDO with enhanced full-spectrum power supply rejection," IEEE Trans. Power Elec., vol. 36, no. 4, pp. 4326-4337, Apr. 2021.


4. Q. Huang, C. Zhan, and J. Burm, "A 4-MHz digitally controlled voltage-mode buck converter with embedded transient improvement using delay line control techniques," IEEE Tran. Circ. Syst. I: Reg. Papers, vol. 67, no. 11, pp. 4029-4040, Nov. 2020.


5. L. Wang and C. Zhan, “A 0.7-V 28-nW CMOS subthreshold voltage and current reference in one simple circuit,” IEEE Tran. Circ. Syst. I: Reg. Papers, vol. 66, no. 9, pp. 3457-3466, Sept. 2019.


6. Y. Tan, C. Zhan and G. Wang, "A fully-on-chip analog low-dropout regulator with negative charge pump for low-voltage applications," IEEE Trans. Circ. Syst. II: Exp. Briefs, vol. 66, no. 8, pp. 1361-1365, Aug. 2019.


7. C. Zhan, G. Cai and W. H. Ki, “A transient-enhanced output-capacitor-free low-dropout regulator with dynamic miller compensation,” IEEE Trans. On Very Large Scale Integration (VLSI) Systems, vol. 27, no. 1, pp. 243-247, Jan. 2019.


8. H. Li, C. Zhan and N. Zhang, "A fully-on-chip digitally assisted LDO regulator with improved regulation and transient responses," IEEE Tran. Circ. Syst. I: Reg. Papers, vol. 65, no. 11, pp. 4027-4034, Nov. 2018.


9. Q. Huang, C. Zhan, and J. Burm, “A 30 MHz Voltage-Mode Buck Converter Using Delay-Line-Based PWM Control,” IEEE Trans. Circ. Syst. II: Exp. Briefs, vol. 65, no. 11, pp. 1659-1663, Nov. 2018.


10. L. Wang, C. Zhan, J. Tang, Y. Liu and G. Li, “A 0.9V 33.7ppm/ºC 85nW sub-bandgap voltage reference consisting of subthreshold MOSFETs and single BJT,” IEEE Trans. On Very Large Scale Integration (VLSI) Systems, vol. 26, no. 10, pp. 2190-2194, Oct. 2018.

Baidu
map